中国教育和科研计算机网
EDU首页 | 中国教育 | 高校科技 | 教育信息化 |  CERNET |  公开课导航
首页  |  科技前沿  |  科普知识  |  评论  |  人才  |  高校成果  |  高校资讯  |  会议通知  |  专题报道  |  数据排行  |  每日要闻  |  每日全部资讯

CERNET第24届学术年会
选择字体:    张琴琴 张刚  中国科技论文在线  发布时间:2011-08-21

AVS亮度插值模块的硬件实现

  在AVS解码器中插值模块是比较耗时和占用资源较多的模块。本文根据AVS标准中的亮度插值算法特点提出了一种用于AVS解码芯片的插值运算设计方案。设计时兼顾处理速度和硬件资源两方面,对AVS标准中的多种插值方式合理优化和复用,同时提出了一种改进的流水线插值方法,保证了流水线的高效运行以及硬件资源的最优利用。综合仿真结果表明,该设计占用资源少。通过ISE软件仿真和Xilinx公司Vritex-II pro 平台验证,该模块的最高工作频率可以达171MHZ,满足D1分辨率序列实时编解码要求。

>>查看原文初稿链接<<

>>更多科技论文<<

特别声明:本站注明稿件来源为其他媒体的文/图等稿件均为转载稿,本站转载出于非商业性的教育和科研之目的,并不意味着赞同其观点或证实其内容的真实性。如转载稿涉及版权等问题,请作者在两周内速来电或来函联系。
分享到 更多

版权所有:中国教育和科研计算机网网络中心 Copyright © 1994-2017 CERNIC,CERNET,京ICP备05078770号,京网文[2014]2106-306号

关于假冒中国教育网的声明 | 有任何问题与建议请联络:Webmaster@cernet.com