AVS帧内预测模块FPGA实现
本文采用资源共享、高并行和多流水线结构在FPGA平台实现帧内预测算法。该方法在分析AVS帧内预测9种预测模式的基础上,利用预测模式运算的共性,实现公共运算单元共享,多种模式并行执行,并且将预测与模式判决在一个模块中完成,兼顾了处理速度和实现代价,综合后最高时钟频率可达128.932MHz,电路最大延迟为6.752ns。仿真及综合结果表明该设计能够完全满足标清(704×576,30f/s)数字视频的实时处理要求。
版权所有:中国教育和科研计算机网网络中心 Copyright © 1994-2017 CERNIC,CERNET,京ICP备05078770号,京网文[2014]2106-306号
关于假冒中国教育网的声明 | 有任何问题与建议请联络:Webmaster@cernet.com